本文作者:xjtudll 发布于:2010-7-16 分类:技术心得 点击:
对于数字器件,尤其是CMOS器件,不用的输入端不能悬空,这个道理好像已经尽人皆知了。至少在21IC,时不时就会有人发帖让大家“温习”这个问题。但对于模拟器件,好像认识还有些模糊。就以运放为例。多运放芯片中不用的运放怎么处理,好像是新手们的一个共同疑问。(有这个疑问是好事,如果想当然悬空处理,说明缺乏工程师的基本心理素质)为什么“数字 CMOS 器件输入端不能悬空”?解释不外乎“输入阻抗高,悬浮状态电平不确定,容易受干扰……”云云。其实运放的输入端不同样是高阻吗?只要有这个意识,就应该很自然的对“悬空”抱有疑虑。悬空的输入端就如同停泊而又不系缆绳不抛锚的航船,怎么可能让人放心?所以运放不用的输入端也不能悬空。所不同的是,模拟器件往往不能像数字器件那样简单接地了事。
本文作者:xjtudll 发布于:2010-7-14 分类:技术心得 点击:
1、运放和比较器区别
(1)放大器与比较器的主要区别是闭环特性
放大器大都工作在闭环状态,所以要求闭环后不能自激。而比较器大都工作在开环状态更追求速度。对于频率比较低的情况放大器完全可以代替比较器(要注意输出电平),而比较器大部分情况不能当作放大器使用。
因为比较器为了提高速度进行优化,这种优化却减小了闭环稳定的范围。而运放专为闭环稳定范围进行优化,故降低了速度。所以相同价位档次的比较器和放大器最好是各司其责。
...
运放输入端所接电阻要平衡,目的是使集成运放两输入端的对地直流电阻相等,运放的偏置电流不会产生附加的失调电压。但有些电路对失调电压要求并不高,例如交流音频放大器。有些运放偏置电流很小,即使输入端电阻不平衡也不会对失调电压产生什么影响,这些电路就可以不要求输入端电阻平衡。
本文作者:xjtudll 发布于:2010-6-22 分类:技术心得 点击:
我们需要的是整个有意义的“输入信号”,要把两个输入端看作“整体”。就像初中时平面坐标需要用 x,y 两个数表示,而到了高中或大学就只要用一个“数”v,但这个 v 是由 x,y 两个数构成的“向量”……而共模、差模正是“输入信号”整体的属性,差分输入可以表示为vi = (vi+, vi-)也可以表示为:vi = (vic, vid)c 表示共模,d 表示差模。两种描述是完全等价的。只不过换了一个认识角度,就像几何学里的坐标变换,同一个点在不同坐标系中的坐标值不同,但始终是同一个点。
运放输入电压范围是有限制的,大家都知道,输入电压超过电源电压+0.5V时,就有可能损坏运放。那么,是否输入电压不超过电源电压,就能正常工作呢?就是很多人注意不到的了。运放对输入电压的限制主要是共模电压,理想运放的共模电压是没有限制的,不同型号的运放的输入共模电压范围不一样,使用前需要确认。
本文作者:xjtudll 发布于:2010-6-13 分类:技术心得 点击:
运放的输出电压是有限制的,普通运放的输出电压范围一般是(Vss+1.5~Vcc-1.5)V,比如电源电压是±15V,运放能输出的最低电压为-13.5V,最高电压为13.5V,超过这个电压范围即被限幅。这个特性导致电源电压不能被充分利用,特别是电池工作的设备,工作电压很低,这个问题特别突出,于是出现了rail to rail(轨至轨)型运放。
本文作者:xjtudll 发布于:2010-6-9 分类:技术心得 点击:
在嵌入式设计中,数字部分的功能越来越强大,而模拟电路大有被边沿化的趋势,但不管怎样,传感器以及其调理电路,还是离不开模拟电路的,其中运放是不可或缺的模拟器件。